기술
IBM은 양자 컴퓨팅을 위한 오류 수정을 일반 CPU 칩에서 작동시키는 방법을 고안했습니다
작지만 아마도 중요한 돌파구가 필요한 10배 속도로 오류 수정을 가능하게 합니다.
HQ
양자 컴퓨팅의 주요 문제 중 하나는 높은 오류율입니다. 특히 더 많은 하드웨어에서 비용이 무리하게 쏟아지지 않고 진행하고 싶을 때 더욱 그렇습니다.
IBM은 arXiv 에 발표된 IBM 연구자 틸로 모러, 마르쿠스 뷜러, 마이클 크뢰너, 프랭크 하버캠프, 트리스탄 뮐러, 드류 밴데스, 블레이크 R. 존슨이 발표한 논문 "FPGA를 이용한 그로스 코드 메모리 실시간 디코딩"에 따르면, IBM이 표준 프로세서에서 쿼비트 오류를 줄이는 데 사용되는 고도로 발전된 오류 수정을 실행하는 데 성공한 것으로 보인다.
팀은 표준 AMD 칩에서 오류 수정을 실행하도록 했고, 양자 컴퓨터를 따라잡기 위해 필요한 속도의 10배로 실행하는 데 성공했습니다. 이는 오류 수정이 IBM과 양자 컴퓨팅을 현재의 사용 범위를 넘어 비교적 소규모로 확장하려는 목표에 있어 상당한 장애물이기 때문에 매우 중요합니다.
IBM은 또한 이전 방법보다 훨씬 빠른 새로운 디코딩 타입인 Relay-BP를 사용하고 있는데, 이는 지금까지 오류 수정이 종종 제한 요인이었기 때문에 중요합니다. 이로 인해 양자 컴퓨터에서 오류 수정 작업을 일반 하드웨어로 분산시켜 더 많은 처리 능력을 확보할 수 있습니다.
전문가들 사이에서 이론적 일정이 얼마나 가속화될지에 대해 전문가들 사이에 의견이 엇갈리기 때문에 앞으로 몇 년 내에 실제 실용적인 양자 컴퓨터에 더 가까워질 것이라는 보장은 없지만, 아마도 과정이 가속화되고 최종 제품 비용을 줄일 수 있을 것입니다.